電源IC設計需要哪些軟件呢?
IC設計工具很多,其中按市場所占份額排行為Cadence、Mentor Graphics和Synopsys。
1)設計輸入工具:像Cadence的composer,viewlogic的viewdraw,硬件描述語言VHDL、Verilog HDL是主要設計語言,許多設計輸入工具都支持HDL。另外像Active—HDL和其它的設計輸入方法,包括原理和狀態(tài)機輸入方法,設計 FPGA/CPLD的工具大都可作為IC設計的輸入手段,如Xilinx、Altera等公司提供的開發(fā)工具,Modelsim FPGA等。
2)設計仿真工作:EDA工具的一個大好處是可以驗證設計是否正確,幾乎每個公司的EDA 產(chǎn)品都有仿真工具。
Verilog—XL、NC—verilog用于Verilog仿真,Leapfrog 用于VHDL仿真,Analog Artist用于模擬電路仿真。Viewlogic的仿真器有:viewsim門級電路仿真器,speedwaveVHDL仿真器,VCS— verilog仿真器。Mentor Graphics有其子公司Model Tech 出品的VHDL和Verilog雙仿真器:Model Sim。Cadence、Synopsys用的是VSS(VHDL仿真器)?,F(xiàn)在的趨勢是各大EDA公司都逐漸用HDL仿真器作為電路驗證的工具。
3)綜合工具:綜合工具可以把HDL變成門級網(wǎng)表。這方面Synopsys工具占有較大的優(yōu)勢,它的Design Compile是綜合的工業(yè)標準,它還有另外一個產(chǎn)品叫Behavior Compiler,可以提供更的綜合。此外,美國還出了一家軟件叫Ambit,比Synopsys的軟件更有效,可以綜合50萬門的電路,速度 更快。不過Ambit已被Cadence公司收購,為此Cadence放棄了它原來的綜合軟件Synergy。
隨著FPGA設計的規(guī)模越來越大,各EDA 公司又陸續(xù)開發(fā)了用于FPGA設計的綜合軟件,比較有名的有:Synopsys的FPGA Express,Cadence的Synplity,Mentor的Leonardo,這三家的FPGA綜合軟件占了市場的絕大部分。
深圳市銀聯(lián)寶電子科技有限公司成立于2007年,是一家專注電源應用方案芯片供應商,公司有10多位在一線大廠20多年工作經(jīng)歷應用工程師和芯片開發(fā)設計工程師。
“推薦閱讀”
銀聯(lián)寶熱銷產(chǎn)品
相關公司新聞
- 5v1.2a充電器ic U9513D有效護航安全性和功能性
- E-GaN電源芯片U8722EE的45W、30W同步搭配推薦
- 20W恒壓、恒功率、恒溫離線電源方案U8621+ U7610C
- 高精度高兼容性小家電開關電源芯片U6773S
- 外置OTP自帶降功率氮化鎵快充芯片U8732
- 無需輔助繞組的電流過零檢測電源芯片U6113
- 電源ic U5402內(nèi)置互鎖和死區(qū)保護功能 增強系統(tǒng)可靠性
- 30W氮化鎵電源ic U8608靈活配置最優(yōu)工作模式
- 恒壓模式可調(diào)線損補償小功率電源芯片U6215A
- 12W電源芯片U92153使用無壓力 品質更出眾